Ожидается, что 6-е поколение EPYC под кодовым названием «Venice» от AMD будет основано на микроархитектуре Zen 6 и выйдет в 2026 году. Эти процессоры будут использовать вычислительные чипы CCD, произведенные по 2-нм техпроцессу TSMC N2, и сейчас компания как раз готовится получить первые тестовые образцы. CCD-чип (Core Complex Die) — это отдельный мини-чип внутри процессора, который содержит несколько ядер.
Пока AMD не сообщает деталей о процессорах EPYC «Venice» и их CCD-матриц. Но компания заявила, что чипы уже изготовлены и запущены, то есть они прошли проверку основных функций. Тот факт, что AMD располагает рабочими прототипами для демонстрации, говорит о том, что сотрудничество с TSMC идет плодотворно.
N2 — первый техпроцесс TSMC с транзисторами GAA (gate-all-around). Это технология производства транзисторов с затвором, который полностью окружает канал. Ожидается, что такой подход снизит потребление энергии на 24-35% или увеличит производительность на 15% при той же мощности. Также плотность транзисторов станет на 15% выше, чем в предыдущем поколении N3 (3 нм). Эти улучшения стали возможны благодаря новым транзисторам и оптимизации дизайна N2 NanoFlex.
Анонс AMD последовал после того, как её главный конкурент Intel перенес выпуск нового процессора Xeon «Clearwater Forest» на первую половину следующего года. Эти чипы созданы по 18A-техпроцессу, который должен составить конкуренцию TSMC N2.
AMD дополнительно сообщила об успешном завершении валидации кремниевых пластин для процессоров EPYC 5-го поколения, выпускаемых на предприятии TSMC Fab 21 в Аризоне. Это позволяет организовать производство части текущего модельного ряда EPYC непосредственно на территории США.